南郵電工電子實(shí)驗(yàn)復(fù)習(xí)資料與試卷(共18頁).doc
《南郵電工電子實(shí)驗(yàn)復(fù)習(xí)資料與試卷(共18頁).doc》由會員分享,可在線閱讀,更多相關(guān)《南郵電工電子實(shí)驗(yàn)復(fù)習(xí)資料與試卷(共18頁).doc(19頁珍藏版)》請?jiān)趨R文網(wǎng)上搜索。
1、精選優(yōu)質(zhì)文檔-傾情為你奉上 南京郵電大學(xué)電工電子實(shí)驗(yàn)復(fù)習(xí)資料與試卷一、實(shí)驗(yàn)操作1、信號與系統(tǒng)操作實(shí)驗(yàn)請復(fù)習(xí)所做的實(shí)驗(yàn)。 主要掌握的要點(diǎn): 由所給的電路轉(zhuǎn)換出該電路的電壓傳輸函數(shù)H(s)=V2(s)/V1(s),并能把傳輸函數(shù)化成Multisim所需的標(biāo)準(zhǔn)形式:(A)算子S 在分子的冪次不高于分母的冪次。(B)因需用積分器仿真,算子S 應(yīng)化成1/S 。(C)分母的常數(shù)項(xiàng)化成1。能畫出完整的系統(tǒng)模擬框圖。運(yùn)用Multisim的模擬器件庫中的積分器、比例放大器、加法器等模塊組構(gòu)系統(tǒng)模擬電路。應(yīng)遵循以下幾個(gè)原則: (1)系統(tǒng)模擬電路輸入端必用加法器模塊對輸入信號和反饋信號求和,加法器輸出送積分器模塊(
2、2)根據(jù)S 的最高冪次n,取出n個(gè)積分器模塊串接。(3)算子S的系數(shù)使用比例放大器模塊(4)傳輸函數(shù)H(S)的分子是輸出項(xiàng),分子中各項(xiàng)比例放大器模塊的輸出用加法器求和后成為系統(tǒng)輸出。分母是負(fù)反饋項(xiàng),其系數(shù)正、負(fù)異號后送輸入端加法器。(5)分母中為1的常數(shù)項(xiàng)不用任何運(yùn)算模塊例如1:畫出幅頻和相頻圖例如2:畫出幅頻和相頻圖2、操作題如下圖所示,寫出該圖的傳輸函數(shù)H(S)(V1是輸入信號、V2是輸出信號)。畫出題中電路對應(yīng)的系統(tǒng)模擬框圖。(20分)寫出傳輸函數(shù)H(S) (10分)畫出題中電路對應(yīng)的系統(tǒng)模擬框圖 (10 分)在Multisim2001環(huán)境中,測試該系統(tǒng)模擬電路的幅頻特性相關(guān)參
3、數(shù)。(10分)(需包含半功率點(diǎn)與諧振頻率點(diǎn))頻率點(diǎn)3.147KHz3.715KHz4.474KHz電壓比0.7070.99990.707根據(jù)測試數(shù)據(jù)作出該電路的幅頻特性曲線圖。(10分)有波形 5分, 每個(gè)參數(shù) 1分.3、D/A轉(zhuǎn)換器操作實(shí)驗(yàn)請復(fù)習(xí)所做的實(shí)驗(yàn)。 掌握的要點(diǎn):根據(jù)輸出電壓選定數(shù)字輸入端。設(shè)計(jì)由DAC0832完成。根據(jù)實(shí)驗(yàn)課題的要求輸出正負(fù)斜率鋸齒波上升或下降的臺階數(shù)大于或等于16 個(gè)臺階,可用4位二進(jìn)制數(shù),根據(jù)輸出電壓選定數(shù)字輸入端。輸出電壓的計(jì)算公式為: 其中:VREF參考電壓,Dn是二進(jìn)制數(shù)轉(zhuǎn)換為等值的十進(jìn)制數(shù)。由輸出電壓的計(jì)算公式可知,4位二進(jìn)制數(shù)接在不同的數(shù)字輸入端,轉(zhuǎn)換
4、的Dn值不同,輸出電壓也就不同。假設(shè):輸入的二進(jìn)制數(shù)為“00001111”, 當(dāng)接在D0D3端時(shí): Dn=D3+D2+D1+D0=8+4+2+1=15,若VREF為5V時(shí), U0=-(5/256)×15=0.29V; 當(dāng)接D3D6端時(shí): Dn=D6+D5+D4+D3=64+32+16+8=120, U0=-(5/256)×120 =2.34V當(dāng)接D4D7端時(shí): Dn=D7+D6+D5+D4=128+64+32+16=240, U0=-(5/256)×240= 4.6875V注意:輸出電壓U0也不能太大,這里還需要考慮運(yùn)放的飽和失真。討論:輸出幅度受到運(yùn)放動態(tài)范圍的
5、限制。LM324運(yùn)放的輸出是一個(gè)對管,負(fù)載是有源負(fù)載,上飽和區(qū)為1.5V,下飽和區(qū)為1.5V,其動態(tài)范圍為+3.5V3.5V。所以,U0的輸出不能超出+3.5V3.5V的范圍。結(jié)論:Dn的只能接到D3D6端。計(jì)數(shù)器計(jì)數(shù)器為數(shù)模轉(zhuǎn)換器提供4位二進(jìn)制數(shù),即:M16。由一片74161和一個(gè)DFF完成。波形控制電路: 在開關(guān)K2K1的控制下,實(shí)現(xiàn)三種不同波形的輸出。當(dāng)K2K101時(shí), 轉(zhuǎn)換器輸入的二進(jìn)制數(shù)為00001111為加法計(jì)數(shù);當(dāng)K2K110時(shí), 轉(zhuǎn)換器輸入的二進(jìn)制數(shù)為11110000為減法計(jì)數(shù);當(dāng)K2K111時(shí), 轉(zhuǎn)換器先輸入00001111,再輸入11110000為16進(jìn)制(或八進(jìn)制)的可逆
6、計(jì)數(shù)器。為達(dá)到實(shí)現(xiàn)加法計(jì)數(shù)(正斜率波形);減法計(jì)數(shù)(負(fù)斜率波形);以及實(shí)現(xiàn)先加后減(三角波)。波形控制電路的實(shí)現(xiàn)是利用的關(guān)系,即:采用7486異或門完成。 通過K1K2控制電路,使其完成加或減或先加后減等功能。4、用DAC0832設(shè)計(jì)產(chǎn)生具有8個(gè)臺階頻率為1kHz的正斜率階梯波(信號輸出幅度為02V可調(diào),電源電壓為±5V)發(fā)生器,要求有設(shè)計(jì)過程。(20分)解:輸入的二進(jìn)制數(shù)為“000111”, 當(dāng)接D4D6端時(shí):Dn=D6+D5+D4 =64+32+16=112, U0= (5/256)×112=2.184 V-3.5V,符合設(shè)計(jì)條件。 畫出CP和V0的波形圖。5、用DAC
- 1.請仔細(xì)閱讀文檔,確保文檔完整性,對于不預(yù)覽、不比對內(nèi)容而直接下載帶來的問題本站不予受理。
- 2.下載的文檔,不會出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預(yù)覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請點(diǎn)此認(rèn)領(lǐng)!既往收益都?xì)w您。
下載文檔到電腦,查找使用更方便
20 積分
下載 | 加入VIP,下載共享資源 |
- 配套講稿:
如PPT文件的首頁顯示word圖標(biāo),表示該P(yáng)PT已包含配套word講稿。雙擊word圖標(biāo)可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設(shè)計(jì)者僅對作品中獨(dú)創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 郵電 電子 實(shí)驗(yàn) 復(fù)習(xí)資料 試卷 18